Bahasa :
SWEWE Anggota :Login |Pendaftaran
Cari
Masyarakat ensiklopedia |Ensiklopedia Jawaban |Kirim pertanyaan |Pengetahuan kosakata |Upload pengetahuan
Sebelumnya 1 Berikutnya Pilih Halaman

Lockout undervoltage

Lockout undervoltage (di bawah tegangan lock out), sering disebut UVLO.

Lockout undervoltage adalah ketika tegangan input turun di bawah nilai tertentu, chip daya tidak bekerja, dilindungi.

Dalam DC-DC chip manajemen daya, stabilitas tegangan sangat penting, sehingga dibutuhkan dalam chip terpadu sirkuit undervoltage lockout untuk meningkatkan kehandalan listrik dan keamanan. Untuk sirkuit terpadu lainnya, untuk meningkatkan keandalan dan stabilitas dari sirkuit, sirkuit lockout undervoltage adalah sama pentingnya. [1]

Sirkuit lockout undervoltage tradisional memerlukan sederhana, praktis, tetapi mengabaikan undervoltage lockout konsumsi daya sirkuit, membuat sistem selama operasi normal, masih ada konsumsi listrik statis yang besar, sehingga mengurangi efisiensi daya dan fungsi yang tidak valid Konsumsi meningkatkan sistem pendingin chip yang beban, mempengaruhi stabilitas sistem.Sirkuit lockout undervoltage didasarkan pada kertas tradisional menyajikan tegangan rendah, rendah diam CMOS daya proses di bawah undervoltage lockout sirkuit oleh HSPICE simulasi. Sirkuit ini dapat beroperasi pada rentang tegangan suplai 1.5V ~ 6V, ambang batas disesuaikan, flip cepat. Ketika tegangan suplai untuk bekerja dengan baik, konsumsi daya statis sirkuit ini mungkin kurang dari 2μW. Sirkuit ini sederhana, mudah diterapkan menggunakan proses CMOS standar, dapat digunakan untuk portabel chip manajemen daya baterai bertenaga atau perangkat untuk sirkuit perlindungan undervoltage.

Sebuah karya sirkuit lockout undervoltage

Prinsip dasar dari rangkaian lockout undervoltage ditunjukkan pada Gambar 1. Circuit termasuk sirkuit tegangan sampling, komparator, buffer output dan umpan balik. Vcc adalah tegangan catu daya untuk dideteksi, resistor R2, R3, R4 pembagi tegangan yang terdiri dari sirkuit sampel Vcc, Vcc untuk mencapai pengambilan sampel; NMOS switch MNL resistor R1 dan pembanding untuk membandingkan tegangan sampel VTH dan MNL dibandingkan dan output hasil perbandingan, membalikkan INV1 dan INV2 sirkuit komposisi penyangga, output dari komparator untuk membentuk buffer gelombang dan meningkatkan kapasitas beban dari sirkuit, PMOS beralih MP1 merupakan umpan balik yang positif, sirkuit hysteresis dapat diimplementasikan untuk mencegah Circuit dekat Vcc ambang osilasi meningkatkan stabilitas sistem. Disesuaikan R2, R3, R4 ukuran yang dapat dicapai dalam berbagai Vcc ambang perlindungan undervoltage dan jumlah histeresis.


Sebelumnya 1 Berikutnya Pilih Halaman
Pemakai Ulasan
Belum ada komentar
Saya ingin komentar [Pengunjung (3.238.*.*) | Login ]

Bahasa :
| Periksa kode :


Cari

版权申明 | 隐私权政策 | Hak cipta @2018 Dunia pengetahuan ensiklopedis